IC卡的优化设计及FPGA仿真 IC卡的优化设计及FPGA仿真

IC卡的优化设计及FPGA仿真

  • 期刊名字:湖南大学学报(自然科学版)
  • 文件大小:
  • 论文作者:张红南,刘晓巍,邓蓉,张卫青,胡锦,赵欢
  • 作者单位:湖南大学
  • 更新时间:2022-12-18
  • 下载次数:
论文简介

针对数字电路设计中面积和速度相互矛盾的问题,提出了AES算法的一种优化处理方法,将加密和解密共用一个存储器,并以此为基础针对密钥分组为128位的情况,对硬件结构进行了优化处理,使密钥扩展与加/解密模块共用4个替换盒,充分利用了硬件资源,达到较高的速度/面积比,由此设计出了适合IC卡的AES协处理器,并用Xilinx公司的集成开发软件XilinixISE6.0对该设计进行功能仿真、布局布线后仿真验证,结果证明本设计优化设计方案的可行性达到了IC卡对AES协处理器的要求.

论文截图
版权:如无特殊注明,文章转载自网络,侵权请联系cnmhg168#163.com删除!文件均为网友上传,仅供研究和学习使用,务必24小时内删除。